當前位置:首頁 » 素材參考 » 面試自動選題
擴展閱讀
中國網路原創新人樂團 2021-03-31 20:26:56
黨政視頻素材 2021-03-31 20:25:44
廈門大學統計學碩士 2021-03-31 20:25:36

面試自動選題

發布時間: 2021-03-25 23:19:01

A. 常用的經典面試問題我要大全的誰能給我

問題一:「請你自我介紹一下」
思路: 1、這是面試的必考題目。 2、介紹內容要與個人簡歷相一致。 3、表述方式上盡量口語化。 4、要切中要害,不談無關、無用的內容。 5、條理要清晰,層次要分明。6、事先最好以文字的形式寫好背熟。
問題二:「談談你的家庭情況」
思路:1、 況對於了解應聘者的性格、觀念、心態等有一定的作用,這是招聘單位問該問題的主要原因。 2、 簡單地羅列家庭人口。 3、 宜強調溫馨和睦的家庭氛圍。 4、 宜強調父母對自己教育的重視。 5、 宜強調各位家庭成員的良好狀況。 6、 宜強調家庭成員對自己工作的支持。 7、 宜強調自己對家庭的責任感。
問題三:「你有什麼業余愛好?」
思路: 1、 業余愛好能在一定程度上反映應聘者的性格、觀念、心態,這是招聘單位問該問題的主要原因。 2、 最好不要說自己沒有業余愛好。 3、 不要說自己有那些庸俗的、令人感覺不好的愛好。 4、 最好不要說自己僅限於讀書、聽音樂、上網,否則可能令面試官懷疑應聘者性格孤僻。 5、 最好能有一些戶外的業余愛好來「點綴」你的形象。
問題四:「你最崇拜誰?」
思路: 1、 最崇拜的人能在一定 程度上反映應聘者的性格、觀念、心態,這是面試官問該問題的主要原因。 2、 不宜說自己誰都不崇拜。 3、 不宜說崇拜自己。 4、 不宜說崇拜一個虛幻的、或是不知名的人。 5、 不宜說崇拜一個明顯具有負面形象的人。 6、 所崇拜的人人最好與自己所應聘的工作能「搭」上關系。 7、 最好說出自己所崇拜的人的哪些品質、哪些思想感染著自己、鼓舞著自己。
問題五:「你的座右銘是什麼?」
思路: 1、座右銘能在一定程度上反映應聘者的性格、觀念、心態,這是面試官問這個問題的主要原因。 2、不宜說那些醫引起不好聯想的座右銘。 3、不宜說那些太抽象的座右銘。 4、不宜說太長的座右銘。 5、座右銘最好能反映出自己某種優秀品質。 6、 參考答案——「只為成功找方法,不為失敗找借口」。
問題六:「談談你的缺點」
思路: 1、 不宜說自己沒缺點。 2、 不宜把那些明顯的優點說成缺點。 3、 不宜說出嚴重影響所應聘工作的缺點。 4、 不宜說出令人不放心、不舒服的缺點。 5、 可以說出一些對於所應聘工作「無關緊要」的缺點,甚至是一些表面上看是缺點,從工作的角度看卻是優點的缺點。
問題七:「談一談你的一次失敗經歷」
思路: 1、 不宜說自己沒有失敗的經歷。 2、 不宜把那些明顯的成功說成是失敗。 3、 不宜說出嚴重影響所應聘工作的失敗經歷, 4、 所談經歷的結果應是失敗的。 5、 宜說明失敗之前自己曾信心白倍、盡心盡力。 6、 說明僅僅是由於外在客觀原因導致失敗。 7、 失敗後自己很快振作起來,以更加飽滿的熱情面對以後的工作。
問題八:「你為什麼選擇我們公司?」
思路: 1、 面試官試圖從中了解你求職的動機、願望以及對此項工作的態度。 2、 建議從行業、企業和崗位這三個角度來回答。 3、 參考答案——「我十分看好貴公司所在的行業,我認為貴公司十分重視人才,而且這項工作很適合我,相信自己一定能做好。」
問題九:「對這項工作,你有哪些可預見的困難?」
思路: 1、 不宜直接說出具體的困難,否則可能令對方懷疑應聘者不行。 2、 可以嘗試迂迴戰術,說出應聘者對困難所持有的態度——「工作中出現一些困難是正常的,也是難免的,但是只要有堅忍不拔的毅力、良好的合作精神以及事前周密而充分的准備,任何困難都是可以克服的。」

B. 電氣自動化情景模擬面試會出什麼樣的題目呢

電氣自動化面試的問題都是本專業基本知識,有時候根據單位具體招聘的崗位情況也會有針對於某方面的問題,比如電廠或者供電所之類的單位招聘員工,就會問到工廠供配電方面知識;如水泥或者化工廠招聘電氣工作人員,那麼上邊的關於電路和模擬之類的問題會問的比較少,一般會問有關PLC和相關設備調試,還有自動控制相關基本知識。

電氣自動化面試經典問題

1. 硅材料與鍺材料的二極體導通後的壓降各為多少?在溫度升高後,二極體的正向壓降,反向電流各會起什麼變化?試說出二極體用途(舉3個例子即可)

2. 如何用萬用表測試二極體的好壞?在選用整流二極體型號時,應滿足主要參數有哪些?如何確定?

3. 在發光二極體LED電路中,已知LED正向壓降UF=1.4V,正向電流IF=10mA,電源電壓5V,試問如何確定限流電阻。

4. 三極體運用於放大工作狀態時,對NPN管型的,各極電位要求是:c極 b極,b極 e極,而對PNP管型,是c極 b極,b極 e極。

5. 場效應管是 型控制器件,是由 極電壓,控制 極電流,對P溝道及N溝道場效應管,漏極電壓的極性如何?

6. 集成運算放大器作為線性放大時,信號從同相端輸入,試畫出其電路圖,並說明相應電阻如何取?

7. 說出一個你熟悉的運算放大器的型號,指出輸入失調電壓的意義。

8. 試畫出用運算放大器組成比例積分電路的電路圖,說明各元件參數的選擇。

9. 某電子線路需要一組5V,1A的直流穩壓電源,請設計一個電源線路,並說明所需元件的大致選擇。

10. 在一台電子設備中需要±15V兩組電源,負載電流200mA,主用三端集成穩壓器,1、畫出電路圖,2、試確定變壓器二次側電壓有效值及容量。

11. TTL電路和CMOS電路是數字電子電路中最常用的,試說出TTL電路和CMOS電路主要特點及常用系列型號。

12. 什麼是拉電流?什麼是灌電流?TTL帶動負載的能力約為多少?是拉電流還是灌電流?

13. 在51系列單片機中,PO□,P1□、P2□、P3□引腳功能各是什麼?

14. 單片機有哪些中斷源?中斷處理的過程有哪些?中斷服務程序的入口地址是由用戶決定,對嗎?

15. 計算機與外設交換信息的主要方法有並行通信及串列通信兩種,試說出兩者的主要的優缺點。

16. 為什麼採用I調節器及PI調節器能實現無靜差?

求職面試過程的禮儀:

1.任何情況下都要注意進房先敲門。

2.待人態度從容,有禮貌。

3.眼睛平視,面帶微笑。

4.說話清晰,音量適中。

5.神情專注,切忌邊說話邊整理頭發。

6.手勢不宜過多,需要時適度配合。

7.進入面談辦公室前,可以嚼一片口香糖,消除口氣,緩和穩定緊張的情緒。

C. 應聘,電氣類 自動化類 筆試題目

數字電路
1、同步電路和非同步電路的區別是什麼?(仕蘭微電子)
2、什麼是同步邏輯和非同步邏輯?(漢王筆試)
同步邏輯是時鍾之間有固定的因果關系。非同步邏輯是各時鍾之間沒有固定的因果關系。
3、什麼是"線與"邏輯,要實現它,在硬體特性上有什麼具體要求?(漢王筆試)
線與邏輯是兩個輸出信號相連可以實現與的功能。在硬體上,要用oc門來實現,由於不用 oc門可能使灌電流過大,而燒壞邏輯門。 同時在輸出埠應加一個上拉電阻。
4、什麼是Setup 和Holp時間?(漢王筆試)
5、setup和holp時間,區別.(南山之橋)
6、解釋setup time和hold time的定義和在時鍾信號延遲時的變化。(未知)
7、解釋setup和hold time violation,畫圖說明,並說明解決辦法。(威盛VIA
2003.11.06 上海筆試試題)
Setup/hold time 是測試晶元對輸入信號和時鍾信號之間的時間要求。建立時間是指觸發 器的時鍾信號上升沿到來以前,數據穩定不變的時間。輸入信號應提前時鍾上升沿(如上升沿有效)T時間到達晶元,這個T就是建立時間-Setup time.如不滿足setup time,這個數據就不能被這一時鍾打入觸發器,只有在下一個時鍾上升沿,數據才能被打入觸發器。 保持時間是指觸發器的時鍾信號上升沿到來以後,數據穩定不變的時間。如果hold time 不夠,數據同樣不能被打入觸發器。
建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鍾邊沿前,數據信 號需要保持不變的時間。保持時間是指時鍾跳變邊沿後數據信號需要保持不變的時間。如果不滿足建立和保持時間的話,那麼DFF將不能正確地采樣到數據,將會出現 metastability的情況。如果數據信號在時鍾沿觸發前後持續的時間均超過建立和保持時 間,那麼超過量就分別被稱為建立時間裕量和保持時間裕量。
8、說說對數字邏輯中的競爭和冒險的理解,並舉例說明競爭和冒險怎樣消除。(仕蘭微 電子)
9、什麼是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試)
在組合邏輯中,由於門的輸入信號通路中經過了不同的延時,導致到達該門的時間不一致叫競爭。產生毛刺叫冒險。如果布爾式中有相反的信號則可能產生競爭和冒險現象。解決方法:一是添加布爾式的消去項,二是在晶元外部加電容。
10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試)
常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由於TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出埠加一上拉電阻接到5V或者12V。
11、如何解決亞穩態。(飛利浦-大唐筆試)
亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞
穩態時,既無法預測該單元的輸出電平,也無法預測何時輸出才能穩定在某個正確的電平
上。在這個穩定期間,觸發器輸出一些中間級電平,或者可能處於振盪狀態,並且這種無
用的輸出電平可以沿信號通道上的各個觸發器級聯式傳播下去。
12、IC設計中同步復位與 非同步復位的區別。(南山之橋)
13、MOORE 與 MEELEY狀態機的特徵。(南山之橋)
14、多時域設計中,如何處理信號跨時域。(南山之橋)
15、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。(飛利浦-大唐筆試)
Delay < period - setup – hold
16、時鍾周期為T,觸發器D1的建立時間最大為T1max,最小為T1min。組合邏輯電路最大延
遲為T2max,最小為T2min。問,觸發器D2的建立時間T3和保持時間應滿足什麼條件。(華
為)
17、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決
定最大時鍾的因素,同時給出表達式。(威盛VIA 2003.11.06 上海筆試試題)
18、說說靜態、動態時序模擬的優缺點。(威盛VIA 2003.11.06 上海筆試試題)
19、一個四級的Mux,其中第二級信號為關鍵信號 如何改善timing。(威盛VIA
2003.11.06 上海筆試試題)
20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什麼,還問給出輸入,
使得輸出依賴於關鍵路徑。(未知)
21、邏輯方面數字電路的卡諾圖化簡,時序(同步非同步差異),觸發器有幾種(區別,優
點),全加器等等。(未知)
22、卡諾圖寫出邏輯表達使。(威盛VIA 2003.11.06 上海筆試試題)
23、化簡F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-
well process.Plot its transfer curve (Vout-Vin) And also explain the
operation region of PMOS and NMOS for each segment of the transfer curve? (威
盛筆試題circuit design-beijing-03.11.09)
25、To design a CMOS invertor with balance rise and fall time,please define
the ration of channel width of PMOS and NMOS and explain?
26、為什麼一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕蘭微電子)
27、用mos管搭出一個二輸入與非門。(揚智電子筆試)
28、please draw the transistor level schematic of a cmos 2 input AND gate and
explain which input has faster response for output rising edge.(less delay
time)。(威盛筆試題circuit design-beijing-03.11.09)
29、畫出NOT,NAND,NOR的符號,真值表,還有transistor level的電路。(Infineon筆
試)

30、畫出CMOS的圖,畫出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題)
31、用一個二選一mux和一個inv實現異或。(飛利浦-大唐筆試)
32、畫出Y=A*B+C的cmos電路圖。(科廣試題)
33、用邏輯們和cmos電路實現ab+cd。(飛利浦-大唐筆試)
34、畫出CMOS電路的晶體管級電路圖,實現Y=A*B+C(D+E)。(仕蘭微電子)
35、利用4選1實現F(x,y,z)=xz+yz』。(未知)
36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數量的與非門實現(實際上就是化
簡)。
37、給出一個簡單的由多個NOT,NAND,NOR組成的原理圖,根據輸入波形畫出各點波形。
(Infineon筆試)
38、為了實現邏輯(A XOR B)OR (C AND D),請選用以下邏輯中的一種,並說明為什
么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)
39、用與非門等設計全加法器。(華為)
40、給出兩個門電路讓你分析異同。(華為)
41、用簡單電路實現,當A為輸入時,輸出B波形為…(仕蘭微電子)
42、A,B,C,D,E進行投票,多數服從少數,輸出是F(也就是如果A,B,C,D,E中1的個數比0
多,那麼F輸出為1,否則F為0),用與非門實現,輸入數目沒有限制。(未知)
43、用波形表示D觸發器的功能。(揚智電子筆試)
44、用傳輸門和倒向器搭一個邊沿觸發器。(揚智電子筆試)
45、用邏輯們畫出D觸發器。(威盛VIA 2003.11.06 上海筆試試題)
46、畫出DFF的結構圖,用verilog實現之。(威盛)
47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知)
48、D觸發器和D鎖存器的區別。(新太硬體面試)
49、簡述latch和filp-flop的異同。(未知)
50、LATCH和DFF的概念和區別。(未知)
51、latch與register的區別,為什麼現在多用register.行為級描述中latch如何產生的。
(南山之橋)
52、用D觸發器做個二分顰的電路.又問什麼是狀態圖。(華為)
53、請畫出用D觸發器實現2倍分頻的邏輯電路?(漢王筆試)
54、怎樣用D觸發器、與或非門組成二分頻電路?(東信筆試)
55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分頻?
56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出
carryout和next-stage. (未知)
57、用D觸發器做個4進制的計數。(華為)
58、實現N位Johnson Counter,N=5。(南山之橋)
59、用你熟悉的設計方式設計一個可預置初值的7進制循環計數器,15進制的呢?(仕蘭
微電子)
60、數字電路設計當然必問Verilog/VHDL,如設計計數器。(未知)
61、BLOCKING NONBLOCKING 賦值的區別。(南山之橋)
62、寫非同步D觸發器的verilog mole。(揚智電子筆試)
mole dff8(clk , reset, d, q);
input clk;
input reset;
input [7:0] d;
output [7:0] q;
reg [7:0] q;
always @ (posedge clk or posedge reset)
if(reset)
q <= 0;
else
q <= d;
endmole
63、用D觸發器實現2倍分頻的Verilog描述? (漢王筆試)
mole divide2( clk , clk_o, reset);
input clk , reset;
output clk_o;
wire in;
reg out ;
always @ ( posedge clk or posedge reset)
if ( reset)
out <= 0;
else
out <= in;
assign in = ~out;
assign clk_o = out;
endmole
64、可編程邏輯器件在現代電子設計中越來越重要,請問:a) 你所知道的可編程邏輯器
件有哪些? b) 試用VHDL或VERILOG、ABLE描述8位D觸發器邏輯。(漢王筆試)
PAL,PLD,CPLD,FPGA。
mole dff8(clk , reset, d, q);
input clk;
input reset;
input d;
output q;
reg q;
always @ (posedge clk or posedge reset)
if(reset)
q <= 0;
else
q <= d;
endmole
65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)
66、用VERILOG或VHDL寫一段代碼,實現10進制計數器。(未知)
67、用VERILOG或VHDL寫一段代碼,實現消除一個glitch。(未知)
68、一個狀態機的題目用verilog實現(不過這個狀態機畫的實在比較差,很容易誤解
的)。(威盛VIA 2003.11.06 上海筆試試題)
69、描述一個交通信號燈的設計。(仕蘭微電子)
70、畫狀態機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試)
71、設計一個自動售貨機系統,賣soda水的,只能投進三種硬幣,要正確的找回錢
數。 (1)畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計
的要求。(未知)
72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,並考慮找零:(1)
畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計的要求;(3)設計
工程中可使用的工具及設計大致過程。(未知)
73、畫出可以檢測10010串的狀態圖,並verilog實現之。(威盛)
74、用FSM實現101101的序列檢測模塊。(南山之橋)
a為輸入端,b為輸出端,如果a連續輸入為1101則b輸出為1,否則為0。
例如a: 0001100110110100100110
b: 0000000000100100000000
請畫出state machine;請用RTL描述其state machine。(未知)
75、用verilog ddl檢測stream中的特定字元串(分狀態用狀態機寫)。(飛利浦-大唐
筆試)
76、用verilog hdl寫一個fifo控制器(包括空,滿,半滿信號)。(飛利浦-大唐筆試)
77、現有一用戶需要一種集成電路產品,要求該產品能夠實現如下功能:y=lnx,其中,x
為4位二進制整數輸入信號。y為二進制小數輸出,要求保留兩位小數。電源電壓為3~5v假
設公司接到該項目後,交由你來負責該產品的設計,試討論該產品的設計全程。(仕蘭微
電子)
78、sram,falsh memory,及dram的區別?(新太硬體面試)
79、給出單管DRAM的原理圖(西電版《數字電子技術基礎》作者楊頌華、馮毛官205頁圖9
-14b),問你有什麼辦法提高refresh time,總共有5個問題,記不起來了。(降低溫
度,增大電容存儲容量)(Infineon筆試)
80、Please draw schematic of a common SRAM cell with 6 transistors,point out
which nodes can store data and which node is word line control? (威盛筆試題
circuit design-beijing-03.11.09)
81、名詞:sram,ssram,sdram
名詞IRQ,BIOS,USB,VHDL,SDR
IRQ: Interrupt ReQuest
BIOS: Basic Input Output System
USB: Universal Serial Bus
VHDL: VHIC Hardware Description Language
SDR: Single Data Rate

D. 面試機械自動化,答題,哪些題目能看出面試人的專業度呢

面試機械自動化的新科技的發展,有一些面試專業人試的題目你可以看到一點的,比如面試你什麼專業經理呀助理呀都能看到的。

E. 高分,化工儀表及自動化,應聘的面試題目,都進來看看。

這個工作崗位應該是近似於設計院的儀控設計,而不是具體儀表的電路設計。簡單點說就是要上馬一個小項目,沒有現成的圖紙,可能只有一個簡單的工程工藝流程,儀控設計人員就需要按照工藝要求來制定哪個點需要測壓、測溫、以及流量、料速、料位等,介質管道需要安裝切斷閥還是調節閥,調節原理等。測點定下以後還需進行儀表選型,造計劃招標等。
你需要有的工作優勢就是要能對所有的儀表種類都很熟悉,對一個陌生工藝的生產特點要能搞清儀表在其中發揮的作用。工作內容基本如上段述

F. 教師資格面試試講是自己選題

不是哦。教師資格面試試講是在計算機上抽取試題,會有指導老師幫你抽題的,你只要報自己的名字與考號就行了。

G. 自主招生面試題目,該如何回答

收集目標院校往年招生問題,詢問學長學姐。
放鬆心情去准備,專科了還有專升本的機會,只要努力相信自己不會比任何人差,加油!